全新數位全流程提供3倍的生產力與品質

2020-03-25
作者 Cadence

益華電腦全新數位全流程經驗證,可進一步最佳化汽車、行動、網路、高效能運算及人工智慧(AI)等各種應用領域的功耗、效能及面積(PPA)結果…

益華電腦(Cadence Design Systems)推出全新數位全流程,經數百個先進製程設計定案所驗證,可進一步最佳化包括汽車、行動、網路、高效能運算及人工智慧(AI)等各種應用領域的功耗、效能及面積(PPA)結果。

該流程具有包括統一佈局、實體最佳化引擎以及機器學習(ML)能力等多種先進特色,可提高3倍的生產力及提升高達20%的PPA結果,實現卓越的設計。

全新的Cadence數位全流程藉由以下關鍵強化功能,提供優異PPA及生產力的優勢:

  • Cadence數位全流程的iSpatial技術:iSpatial技術將Innovus設計實現系統的GigaPlace佈局引擎及GigaOpt Optimizer(最佳化器)整合到Genus合成方案中,提供諸如繞線層分配、時脈偏移及通孔等技術。iSpatial技術可藉由通用的UI及資料庫達到從Genus實體合成到Innovus設計實現的無縫接軌。
  • 機器學習能力:與傳統的佈局及佈線流程相比,機器學習能力使客戶能夠利用其現有的設計來訓練iSpatial最佳化技術,可降低設計餘量(design margin)。
  • 優異的簽核收斂:數位全流程融合統一的設計實現、時序及IR簽核引擎,藉由同時完成所有實體、時序及可靠性目標設計來強化簽核收斂,使客戶降低設計餘量及迭代次數。

Cadence數位全流程由Innovus設計實現系統、Genus合成解決方案、Tempus時序簽核解決方案及Voltus IC電源完整性解決方案組成。為客戶提供設計收斂及更可預測的快速途徑,該流程支持Cadence智慧系統設計(Intelligent System Design)策略,實現先進製程系統單晶片(SoC)的設計卓越。

活動簡介
未來寬能隙半導體元件會在哪些應用成為主流?元件供應商又會開發出哪些新的應用寬能隙元件的電路架構,以協助電力系統開發商進一步簡化設計複雜度、提升系統整體效率?TechTaipei「寬能隙元件市場與技術發展研討會」將邀請寬能隙半導體的關鍵供應商一一為與會者解惑。
贊助廠商
訂閱EETT電子報