Altera發佈能夠讓Stratix 10 FPGA和SoC支援高達56Gbps資料速率的收發器技術。這是首款基於FPGA的雙模56Gbps四電平脈衝振幅調製(PAM-4),以及30-Gbps非歸零(NRZ)收發器技術。
益華電腦(Cadence Design Systems, Inc.)宣佈其為台積電16nm FinFET Plus(16FF+)製程所開發的DDR4及LPDDR4 IP產品完成TSMC9000評估。
在這個週末上映的電影《蝙蝠俠對超人:正義曙光》你看過了嗎?蝙蝠俠對超人誰贏誰輸?讓我們從科技的觀點來看看這場對決以及蝙蝠俠策動攻擊計劃所使用的工程技術。
UBM 旗下企業 eMedia Asia Limited 於近日公佈了由其五大媒體 (《電子工程專輯》大陸版/台灣版、《EDN 電子技術設計》大陸版/台灣版、《國際電子商情》) 聯合舉辦的 2016 年度大中華 IC 設計調查報告和大中華 IC 設計成就獎結果。
就像發生在布魯塞爾的這一類恐怖攻擊事件總讓我感傷。他們讓我感到不解的是一個人怎能變得如此混亂,甚至穿上自殺背心去傷害他人?他們也讓我疑惑我們該如何確定不會再有人進行下一次恐怖攻擊?
今年全球半導體產業又將呈現衰退?市場研究機構Semico預測,因為宏觀經濟景氣低迷、記憶體價格疲軟,以及缺乏「殺手級應用」,2016年半導體市場恐衰退0.3%左右…
Mentor Graphics宣佈與三星電子(Samsung)合作,為三星代工廠10奈米FinFET製程提供各種設計、驗證、測試工具及流程的最佳化。其中包括Calibre實體驗證套件、Mentor Analog FastSPICE(AFS)平台、Olympus-SoC數位設計平台和Tessent測試產品套件。
M31 Technology宣布已完成在台積電28HPC+ ULL SRAM Compiler矽智財(IP)解決方案,可協助系統晶片設計人員利用功耗與效能的優勢,進行更具成本效益的SoC設計開發。
Mentor Graphics宣佈,推出首個完全原生的(native) UVM SystemVerilog記憶體驗證IP庫,該記憶體驗證IP庫可用於所有常用記憶體設備、配置和介面。Mentor在目前已可支援60多種常用週邊介面和匯流排架構的Mentor驗證IP (Mentor VIP)庫中新增了1,600多種記憶體模型。
與美國隔著太平洋的彼岸,人們過著截然不同的生活──日本人習慣依循一條設計好的人生路徑,從小學、中學到大學畢業,然後找個能待一輩子的好工作、結婚生子;這種傳統文化特別強調成功,而且往往是規避風險,與美國新創公司文化的冒險精神完全背道而馳。
根據美國麻省理工學院(MIT)研究學者與奧地利因斯布魯克大學(University of Innsbruck)原型專家表示,目前所使用的「公開金鑰」(public-key)加密方式最終將被量子電腦破解。
本文探討在驗證IoT和網路設計時,傳統數位軟體模擬和硬體原型不符合標準以及使用硬體模擬對整個驗證解決方案至關重要的原因;此外,也解釋了為什麼傳統內電路硬體模擬必須轉換到以軟體為中心的虛擬硬體模擬解決方案。