Cadence高速DDR4/LPDDR4 IP符合台積電16FF+製程

2016-03-28
作者 Susan Hong

益華電腦(Cadence Design Systems, Inc.)宣佈其為台積電16nm FinFET Plus(16FF+)製程所開發的DDR4及LPDDR4 IP產品完成TSMC9000評估。

益華電腦(Cadence Design Systems, Inc.)宣佈為台積電16nm FinFET Plus(16FF+)製程所開發的DDR4及LPDDR4 IP產品完成TSMC9000評估。Cadence Denali DDR控制器IP以及Denali DDR4和LPDDR4 PHY IP執行速度高達3200Mbps,目前生產供應多家顧客。

記憶體介面效能是突破記憶體重要存取系統瓶頸並進而提升製程或效能的關鍵因素。Cadence Denali DDR介面解決方案的超高效能充分滿足行動、雲端運算及網路等各種應用對於資料頻寬的高度要求。

DDR4/3/3L控制器及PHY IP可用於雙線記憶體模組(DIMM)及分離式DDR記憶體元件。此一解決方案於各項應用均廣受歡迎,包括伺服器、RAID儲存、網路處理器及其他多種網路ASIC。另一方面,LPDDR4/3 控制器和PHY IP亦可製為PoP封裝或分離式LPDDR記憶體元件。

此一IP解決方案廣泛適用於多種顧客應用,例如智慧型手機、平板電腦及汽車資訊娛樂系 統。在完整IP解決方案架構、設計指導方針與Cadence技術的共同加持下,顧客能夠利用運行速度高達3200 Mbps的DDR介面將其系統推向量產。

活動簡介
未來寬能隙半導體元件會在哪些應用成為主流?元件供應商又會開發出哪些新的應用寬能隙元件的電路架構,以協助電力系統開發商進一步簡化設計複雜度、提升系統整體效率?TechTaipei「寬能隙元件市場與技術發展研討會」將邀請寬能隙半導體的關鍵供應商一一為與會者解惑。
贊助廠商
訂閱EETT電子報