Stratix 10 FPGA收發器支援56Gbps資料率

2016-03-29
作者 Susan Hong

Altera發佈能夠讓Stratix 10 FPGA和SoC支援高達56Gbps資料速率的收發器技術。這是首款基於FPGA的雙模56Gbps四電平脈衝振幅調製(PAM-4),以及30-Gbps非歸零(NRZ)收發器技術。

英特爾(Intel)旗下可程式設計解決方案事業部(PSG)──Altera發佈能夠讓Stratix 10 FPGA和SoC支援高達56Gbps資料速率的收發器技術。這是首款基於FPGA的雙模56Gbps四電平脈衝振幅調製(PAM-4),以及30-Gbps非歸零(NRZ)收發器技術。該收發器技術大幅度提高收發器通道的頻寬,使得設備製造商能夠靈活的開發未來系統。Stratix 10 FPGA和SoC經過最佳化,支援資料中心基礎設施和電信設備所使用的銅背板和光互連傳輸資料量。

Stratix 10 FPGA收發器技術將支援1Gbps至56Gbps的資料速率。客戶可以使用Stratix 10 FPGA來開發支援50G、100G、200G、400G和Terabit應用的下一代通訊和網路基礎設施。收發器的雙模功能為客戶開闢了開發下一代高階系統的途徑,並支援主流和已有背板、銅纜、晶片至晶片和晶片至模組互聯和介面,進而保護了客戶的投資。

Stratix 10 FPGA使用異質架構系統級封裝(SiP)方法來整合收發器。技術連接了收發器區塊和單晶片FPGA核心架構被Intel的嵌入式多晶片互連橋接(EMIB)在一起,讓Stratix 10 FPGA和SoC幾乎能夠滿足所有市場領域日益成長的系統頻寬需求;並且採用收發器區塊這種方法,進一步提高了靈活性和可擴展能力,促使產品儘快面世。

將於2016年第四季開始發售首批Stratix 10 FPGA。Altera在OFC 2016上展示了Stratix 10 FPGA收發器技術。

活動簡介
未來寬能隙半導體元件會在哪些應用成為主流?元件供應商又會開發出哪些新的應用寬能隙元件的電路架構,以協助電力系統開發商進一步簡化設計複雜度、提升系統整體效率?TechTaipei「寬能隙元件市場與技術發展研討會」將邀請寬能隙半導體的關鍵供應商一一為與會者解惑。
贊助廠商
訂閱EETT電子報