硬體驗證加速平台協助創意電子加速SoC設計

2018-08-22
作者 Cadence Design Systems

益華電腦(Cadence Design Systems)宣佈創意電子(GUC)採用Cadence Palladium Z1企業級硬體驗證模擬平台,加速系統單晶片(SoC)設計並帶動半導體產業創新。

藉由結合Palladium Z1加速模擬平台與Cadence Xcelium平行模擬平台,讓工程師能夠在更複雜的SoC驗證時具備細緻完整的除錯能力,同時將驗證速度加快多達795倍。

創意電子採用Palladium Z1模擬平台有效改善系統矽晶片驗證,並能夠於驗證程序早期達成軟硬體整合的優化,確保高度可靠性。Palladium Z1模擬平台的編譯能力也協助創意電子實現更可預測的全晶片擬真模型建立,提升周轉時間,使得創意電子的工程師能夠快速除錯並以20倍快的速度執行設計變更,為其他設計方法遠不能及。
除了採用Palladium Z1及Xcelium之外,創意電子也採用Cadence驗證套裝中的其他解決方案,包括驗證IP(VIP)及JasperGold形式驗證平台。豐富的Cadence驗證套裝為創意電子提供驗證任務全程的自動化、除錯、追蹤、管理與測量,涵蓋所有引擎,有效提升產能和團隊協作。Palladium Z1企業級模擬平台與驗證套裝引擎提升一致性,協助創意電子大幅優化整體驗證產能,並達成改善產品品質的最終目標。

Palladium Z1企業級模擬平台為Cadence驗證套裝之成員,支援Cadence的系統設計實現策略,協助系統及半導體公司以更佳效率創建完整且具特色的終端產品。此一驗證套裝內容包括同級最佳JasperGold、Xcelium、Palladium Z1及Protium S1核心引擎、驗證技術及有助於提升設計品質與產量的解決方案,滿足各種應用及產業的驗證要求。

活動簡介
未來寬能隙半導體元件會在哪些應用成為主流?元件供應商又會開發出哪些新的應用寬能隙元件的電路架構,以協助電力系統開發商進一步簡化設計複雜度、提升系統整體效率?TechTaipei「寬能隙元件市場與技術發展研討會」將邀請寬能隙半導體的關鍵供應商一一為與會者解惑。
贊助廠商
訂閱EETT電子報