ATE-Connect測試技術縮短晶片除錯時間

2018-11-23
作者 Mentor Graphics

Mentor,a Siemens business宣佈,在其Tessent SiliconInsight 產品中針對IC除錯與測試上線(bring up)推出ATE-Connect技術。

ATE-Connect技術開創了業界標準的介面,可免除與專有、測試機台特定軟體以及可測試性設計(DFT)平台間的通訊障礙。新技術可加速IJTAG元件的除錯,有助於加速產品量產,並縮短5G無線通訊、自動駕駛和人工智慧產品的上市時間。此外,Mentor還宣佈,Teradyne的UltraFLEX測試解決方案透過其PortBridge 技術可完全支援新的Mentor介面。

儘管業界廣泛採用IJTAG(IEEE 1687)測試架構進行晶片級測試,但許多公司仍採用非常不同的方法把晶片級測試向量轉換為測試機台格式,以及用於自動測試設備(ATE)的除錯測試。因此,每個特定晶片必須先有由DFT工程師編寫的測試向量,再由測試工程師轉譯,為每個測試機台類型的不同情境進行除錯。測試工程師通常先以時脈週期較低的級別工作,而DFT工程師則使用IJTAG以更高的層級工作。兩者之間的工具和技術差異會造成難以用最有效的方式除錯晶片,而導致IC產品生命週期的嚴重延遲。

使用TCP/IP網路協定,Mentor ATE-Connect技術可為待測物(DUT)提供IJTAG命令,並從ATE上的元件接收數據 ––同時把敏感的設計訊息保存在Tessent SiliconInsight工具範圍內,並且僅提供所需的向給ATE上的待測元件。透過標準的網路通訊,客戶可以運用其現有的安全網路實現與全球各地測試機台之間的無縫互動。

除了推出ATE-Connect技術,Mentor的Tessent部門還宣佈,與Teradyne和主要客戶共同驗證完整的解決方案。Teradyne是自動化測試設備和工業應用的領先供應商。Mentor內建ATE-Connect技術的Tessent工具套件與Teradyne PortBridge在UltraFLEX解決方案上的結合,可以顯著提升測試除錯的生產力,因為它使DFT開發環境能與Teradyne UltraFLEX直接通訊,以便對IP模塊進行互動式除錯。

活動簡介
未來寬能隙半導體元件會在哪些應用成為主流?元件供應商又會開發出哪些新的應用寬能隙元件的電路架構,以協助電力系統開發商進一步簡化設計複雜度、提升系統整體效率?TechTaipei「寬能隙元件市場與技術發展研討會」將邀請寬能隙半導體的關鍵供應商一一為與會者解惑。
贊助廠商
訂閱EETT電子報