當延遲線記憶體出現致命缺陷…

2019-06-25
作者 John Dunn, EDN資深部落客

我曾經參與一項延遲線記憶體(delay line memory)相關計劃,除了其中的資料更新過程不完善,資料區塊中也總會存在一些隨機點,使分配的同步程式碼被意外複製,最終導致整個儲存機制崩潰...

延遲線(delay line)元件是電腦記憶體的早期形式(約1960年代之前)。時至今日,它雖然已經過時,但我想起自己曾經參與一項有關的計劃。該計劃雖然最終宣告失敗,但即使如今思考當時失敗的原因也可能相當有幫助。

延遲線記憶體其實超級簡單,它看起來就像這樣:

圖1:延遲線記憶體

英特爾Movidius工程顧問Max Stringer提供了一個讓我們瞭解有關延遲線記憶體的視訊:

這個視訊既有趣又具有啟發性,但我參與的一項有關石英延遲線的計劃。

這項計劃是利用一條非常非常非常長的石英延遲線,透過一個閉合迴路來傳輸資料。資料從該迴路的一端輸入,並由另一端輸出,重新產生後即毫無限制地再次傳送回來。系統的同步是利用在資料區塊之前的特殊同步程式碼完成的,並由控制器檢測該同步程式碼,以追蹤資料區塊的位置。

遺憾的是,該計劃存在著致命的錯誤。

除了資料更新過程本身並不完善(如今這個問題可能已經克服了)之外,資料區塊中幾乎總會存在一些隨機點,使其中經分配的同步程式碼被意外複製。當控制器發現意外複製時,它會誤判資料區塊的位置並導致整個儲存機制崩潰。

…繼續閱讀請連結EDN Taiwan網站

活動簡介
未來寬能隙半導體元件會在哪些應用成為主流?元件供應商又會開發出哪些新的應用寬能隙元件的電路架構,以協助電力系統開發商進一步簡化設計複雜度、提升系統整體效率?TechTaipei「寬能隙元件市場與技術發展研討會」將邀請寬能隙半導體的關鍵供應商一一為與會者解惑。
贊助廠商
訂閱EETT電子報